## Лабораторная работа № 1

## по курсу «Программное обеспечение цифрового проектирования» «Основы языка VHDL.

## Изучение программного средства Aldec Active-HDL»

Необходимое программное обеспечение:

- Aldec Active-HDL;
- Evita\_VHDL
- 1. Скомпилировать и произвести функциональное моделирование мультиплексора, который задается следующим vhdl-кодом:

LIBRARY ieee; -- Use IEEE library
USE ieee.std\_logic\_1164.all; -- IEEE packages

ENTITY mux IS

port(

A,B,S: in std\_logic;

-- A and B are logical inputs

-- S is the control input signal

Z: out std\_logic

-- Z is a logical output

); END mux;

ARCHITECTURE beh OF mux IS -- Architecture of multiplexer

BEGIN

Z<=A when S='0' else B; -- Behavioural description by logic equation

END beh;

- 2. Следующие задания выполняются в зависимости от уровня притязаний студента. Минимально необходимо выполнить заданий не менее чем на 4 балла.
  - а. Разработайте vhdl-описание 4-входового элемента OR, AND или XOR. Произведите функциональное моделирование. Постройте таблицу истинности для данного описания и произведите моделирование для каждого из наборов входных значений (4 балла).
  - b. Разработайте vhdl-описание следующего логического выражения Q=in1\*in2+in3\*~(in2), где Q выходной сигнал, in1, in2, in3 входные сигналы, \* операция логического И (AND), + операция логического ИЛИ (OR), ~ операция логического отрицания. Произведите функциональное моделирование. Постройте таблицу истинности для данного описания и произведите моделирование для каждого из наборов входных значений (6 баллов).
  - с. Модифицируйте vhdl-описание из задания b, добавив выходной сигнал nQ, значение которого вычисляется с помощью выражения nQ =  $\sim$ (Q). Произведите симуляцию. Постройте таблицу истинности для данного описания и произведите моделирование для каждого из наборов входных значений (8 баллов).
  - d. Разработайте vhdl-описание мультиплексора, который имеет 4 входа (две группы по два сигнала), один селектирующий сигнал (сигнал выбора) и два выходных сигнала. Селектирующий сигнал соединяет одну группу входных сигналов с выходным сигналом. Постройте таблицу истинности для данного

описания и произведите моделирование для каждого из наборов входных значений (10 баллов).

- 3. В результате выполнения лабораторной работы составьте отчет. Отчет должен содержать следующую информацию:
  - а. Постановка задачи;
  - b. Vhdl-описание разработанного цифрового устройства;
  - с. Таблица истинности этого устройства;
  - d. Результаты моделирования (временные диаграммы);
  - е. Выводы.